A.N進(jìn)制計(jì)數(shù)器是逢N向前進(jìn)位,計(jì)數(shù)位歸零
B.N進(jìn)制計(jì)數(shù)器是逢N向前進(jìn)位,計(jì)數(shù)位不歸零
C.實(shí)現(xiàn)8進(jìn)制計(jì)數(shù)器最少需8位二進(jìn)制位
D.實(shí)現(xiàn)8進(jìn)制計(jì)數(shù)器最少需3位二進(jìn)制位
E.實(shí)現(xiàn)16進(jìn)制計(jì)數(shù)器只需1片40192即可
您可能感興趣的試卷
你可能感興趣的試題
A.環(huán)形計(jì)數(shù)器的有效循環(huán)中,每個(gè)狀態(tài)只含一個(gè)1或0
B.環(huán)形計(jì)數(shù)器的有效循環(huán)中,每個(gè)狀態(tài)只含一個(gè)1
C.環(huán)形計(jì)數(shù)器的有效循環(huán)中,每個(gè)狀態(tài)只含一個(gè)0
D.環(huán)形計(jì)數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號(hào)是取自Q0
E.環(huán)形計(jì)數(shù)器工作時(shí),應(yīng)避免每個(gè)狀態(tài)可以都是1或都是0
A.同步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)同時(shí)更新
B.同步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)不同時(shí)更新
C.異步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)同時(shí)更新
D.異步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)不同時(shí)更新
E.同一電路中同步計(jì)數(shù)器和異步計(jì)數(shù)器可以互換使用
A.同步預(yù)置數(shù)
B.異步清零
C.同步清零
D.雙時(shí)鐘
E.脈沖輸出
A.需要4片40193芯片
B.需要2片40193芯片
C.40193的清零端應(yīng)連接在一起,用同一信號(hào)清零
D.40193的置數(shù)端分別用不同的信號(hào)連接,采用不同的信號(hào)清零
E.低位的40193的加計(jì)數(shù)溢出位應(yīng)與高位40193的CP+相連
A.低功耗TTL兼容
B.異步清零
C.同步清零
D.二進(jìn)制加減計(jì)數(shù)
E.寬電源電壓范圍
A.74LS160只能制作10計(jì)數(shù)器
B.用74LS160制作10計(jì)數(shù)器電路相對(duì)簡(jiǎn)單
C.74LS160輸出的是ASIIC碼
D.74LS160輸出的是BCD碼
E.74LS160只能單片使用不能級(jí)聯(lián)
A.同步預(yù)置數(shù)
B.異步清零
C.直接清零
D.雙時(shí)鐘
E.脈沖輸出
A.需要1片40192芯片
B.需要2片40192芯片
C.低位是十進(jìn)制計(jì)數(shù)器,高位是六進(jìn)制計(jì)數(shù)器
D.低位是六進(jìn)制計(jì)數(shù)器,高位是十進(jìn)制計(jì)數(shù)器
E.低位是六進(jìn)制計(jì)數(shù)器,高位是六進(jìn)制計(jì)數(shù)器
A.異步清零
B.并行置數(shù)
C.加法計(jì)數(shù)
D.減法計(jì)數(shù)
E.脈沖輸出
A.異步清零
B.并行輸入
C.左移
D.右移
E.串行輸入
最新試題
扭環(huán)形計(jì)數(shù)器與環(huán)形計(jì)數(shù)器比較下面說(shuō)法正確的是()
下列關(guān)于D/A轉(zhuǎn)換器分辨率正確的描述是()
A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)有()
關(guān)于集成A/D轉(zhuǎn)換器敘述正確的是()
555定時(shí)器中的電路結(jié)構(gòu)包含()等部分。
以下是多諧振蕩器特點(diǎn)的是()
關(guān)于集成A/D轉(zhuǎn)換器ADC0809敘述正確的是()
電感反饋式振蕩電路的特點(diǎn)有()
以下()是多諧振蕩器。
以下()是DAC0832的技術(shù)特性。