A.0x7F
B.0xC0
C.0x80
D.0x6D
您可能感興趣的試卷
你可能感興趣的試題
A.SPI一般使用4條信號線:SCK、MISO、MOSI和SSEL
B.采用SPI可以構(gòu)成“一主一從式”系統(tǒng)
C.采用SPI可以構(gòu)成“一主多從式”系統(tǒng)
D.采用SPI不能構(gòu)成“多主多從式”系統(tǒng)
A.系統(tǒng)使用的RAM有SRAM、DRAM等多種
B.Flash存儲器分為NORFlash和NANDFlash兩種
C.FRAM已得到使用
D.目前還沒有使用Cache存儲器
A.ADC
B.Timer
C.RTC
D.WDT
A.UART
B.DMA控制器
C.ADC
D.USB設(shè)備
下面與AMBA(Advanced Microcontroller Bus Architecture)有關(guān)的敘述中,錯誤的是()。
A.AMBA是ARM公司公布的用于連接和管理片上系統(tǒng)中各功能模塊的開放標準和片上互連規(guī)范
B.AMBA規(guī)定了ARM處理器內(nèi)核與處理器內(nèi)部RAM、DMA以及高帶寬外部存儲器等快速組件的接口標準
C.ARM處理器內(nèi)核與外圍端口及慢速設(shè)備接口組件的接口標準不包含在AMBA規(guī)范中
D.AMBA有多個版本,性能隨版本的發(fā)展而逐步提高
A.前向通道
B.后向通道
C.人機交互通道
D.相互互連通道
A.嵌入式系統(tǒng)常用的電源模塊有AC-DC模塊、DC-DC模塊或LDO模塊
B.大部分嵌入式處理器只能使用內(nèi)部時鐘信號發(fā)生器,不能使用外部時鐘信號源
C.若嵌入式處理器芯片的系統(tǒng)復(fù)位引腳為nRESET,則表示低電平復(fù)位
D.基于ARM處理器內(nèi)核的嵌入式處理器芯片都有調(diào)試接口
A.MOV
B.AND
C.ADD
D.ORR
A.STRR0,[R1,#4]
B.STRHR0,[R1,#4]!
C.STRHR0,[R1,#4]
D.STRBR0,[R1,#4]!
A.R5不變
B.R5=R5+2
C.R5=R2+2
D.R5=2
最新試題
嵌入式處理器指令的執(zhí)行周期包括()
以下敘述中,不符合RICS特征的是()
某微處理器的結(jié)構(gòu)之所以稱為超標量結(jié)構(gòu),是因為該微處理器()
微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()
NANDFLASH和NORFLASH的區(qū)別正確的是()
下面關(guān)于嵌入式C的描述,正確的是()
微機系統(tǒng)中,地址鎖存器的輸出信號的特性是()
指令尋址方式通常是指尋找()的方式。
計算機系統(tǒng)中,中斷向量通常是指()
構(gòu)造一個40鍵的矩陣鍵盤,最少需要()條I/O線。