下面是有關(guān)嵌入式系統(tǒng)的最小系統(tǒng)組成的敘述:
Ⅰ.嵌入式最小系統(tǒng)包括嵌入式處理器
Ⅱ.嵌入式最小系統(tǒng)包括電源電路
Ⅲ.嵌入式最小系統(tǒng)包括時(shí)鐘電路
Ⅳ.嵌入式最小系統(tǒng)包括復(fù)位電路
上述敘述中,正確的是()。
A.僅Ⅰ和Ⅲ
B.僅Ⅰ和Ⅱ
C.僅Ⅱ、Ⅲ和Ⅳ
D.全部
您可能感興趣的試卷
你可能感興趣的試題
A.BEQ L1
B.BNE L1
C.BXEQ L1
D.BLAL L1
A.MOVR1,R2
B.LDRR1,#0x12345678
C.LDRR1,=0x00000020
D.ADCR1,R2,R3
A.0x00000200
B.0x00000320
C.0x00000020
D.0x00000040
A.MOV
B.AND
C.ADD
D.ORR
A.STRR0,[R1]
B.LDRR0,[R1]
C.STRHR0,[R1]
D.STRBR0,[R1]
A.0x35363738
B.0x36353837
C.0x38373635
D.0x37383536
A.PSP
B.MSP
C.SPSR
D.CPSR
A.ARM處理器的工作狀態(tài)包括ARM狀態(tài)和Thumb狀態(tài)兩種
B.ARM狀態(tài)支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下,代碼密度低于ARM狀態(tài),占用存儲空間變大
D.ARM處理器復(fù)位后自動進(jìn)入ARM狀態(tài)
A.ARM處理器采用CISC和RISC相結(jié)合的結(jié)構(gòu)
B.嵌入式處理器都采用哈佛結(jié)構(gòu)
C.ARM處理器具有耗電省、功能強(qiáng)、成本低等特點(diǎn)
D.ARM處理器內(nèi)部的總線標(biāo)準(zhǔn)是PCIExpress
A.IP地址
B.MAC地址
C.有效載荷
D.校驗(yàn)信息
最新試題
在下列ARM處理器模式中()模式有自己獨(dú)立的R8-R14寄存器。
計(jì)算機(jī)系統(tǒng)中,給1個輸入數(shù)據(jù)端口和1個輸出數(shù)據(jù)端口分配同一個地址后()
按總線共享原則,為避免信號邏輯的混亂和器件的損壞,()一個以上的輸出引腳共享一條信號線。
CPU對存儲器或I/O端口完成一次讀/寫操作所需的時(shí)間稱為一個()
以下哪種方式不屬于文件系統(tǒng)的格式?()
下面哪個特點(diǎn)不屬于USB設(shè)備的特點(diǎn)?()
與存儲器映像編制方式相比,I/O端口的獨(dú)立編址方式具有()特點(diǎn)。
Embedded Visual Studio是()
計(jì)算機(jī)系統(tǒng)中,中斷向量通常是指()
若定時(shí)/計(jì)數(shù)器8253某通道的輸入時(shí)鐘為1MHz,則該通道在BCD碼計(jì)數(shù)方式下的最大定時(shí)時(shí)間為()毫秒。