A.1
B.2
C.3
D.4
您可能感興趣的試卷
你可能感興趣的試題
A.A=0,R=D=1
B.A=1,R=D=0
C.A=1,R=1,D=0
D.A=1,R=0,D=1
A.萬用表
B.毫伏表
C.電子計(jì)數(shù)器
D.信號(hào)發(fā)生器
A.4
B.3
C.2
D.1
A.初始化程序
B.PID程序
C.循環(huán)程序
D.子程序
A.1
B.2
C.3
D.4
A.結(jié)構(gòu)文本
B.順序功能圖
C.指令表
D.匯編語言
A.用戶存儲(chǔ)器
B.只讀存儲(chǔ)器
C.隨機(jī)存儲(chǔ)器
D.可擦除存儲(chǔ)器
A.ATCH、RETI
B.CALL、CRET
C.CALL、RETI
D.DTCH、CRET
A.0~22
B.1~22
C.0~33
D.1~33
A.SCRT
B.HSC
C.PTO
D.PWM
最新試題
6進(jìn)制異步清零,最后一個(gè)計(jì)數(shù)狀態(tài)應(yīng)該為()
4位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
3位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
清零端與脈沖信號(hào)的狀態(tài)無關(guān),所以叫做同步清零。
對(duì)理想運(yùn)放,當(dāng)運(yùn)放工作在線性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線性關(guān)系。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
如果用預(yù)置數(shù)法實(shí)現(xiàn)3秒倒計(jì)時(shí),74LS192預(yù)置數(shù)端輸入應(yīng)該是()
集成運(yùn)放應(yīng)用范圍現(xiàn)已遠(yuǎn)遠(yuǎn)超出了數(shù)學(xué)運(yùn)算,涉及到了()測(cè)量和自動(dòng)控制等方面
反相比例運(yùn)算電路,平衡電阻的求法:令ui=0,則uo=0,此時(shí)反相端對(duì)地總電阻值,即為所求平衡電阻值。
3個(gè)JK觸發(fā)器,通過電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。