A.50
B.60
C.75
D.100
您可能感興趣的試卷
你可能感興趣的試題
A.0
B.∞
C.很大
D.很小
A.全雙工
B.半雙工
C.串行
D.以上都不是
A.1
B.32
C.64
D.128
A.1300
B.200
C.30
D.15
A.1300
B.200
C.500
D.15
A.USB
B.RS-485
C.RS-232
D.LPT
A.0°-90°
B.30°-120°
C.60°-150°
D.90°-150°
A.30°~35°
B.10°~15°
C.0~10°
D.0
A.單相全控橋
B.單相半控橋
C.三相半波
D.三相半控橋
A.一個(gè)
B.兩個(gè)
C.三個(gè)
D.四個(gè)
最新試題
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
全加器的輸入信號(hào)是()
6進(jìn)制異步清零,最后一個(gè)計(jì)數(shù)狀態(tài)應(yīng)該為()
碼制即編碼體制,在數(shù)字電路中主要是指用二進(jìn)制代碼來表示非二進(jìn)制數(shù)字以及字符的編碼方法和規(guī)則。
異步計(jì)數(shù)器的計(jì)數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進(jìn)位脈沖,采用逐級(jí)傳遞方式進(jìn)行觸發(fā)。
由兩個(gè)觸發(fā)器組成的時(shí)序電路,所以其工作狀態(tài)應(yīng)為()種。
使用中若IC大于ICM,即使晶體管不損壞,β也會(huì)下降。
3進(jìn)制的加法計(jì)數(shù)器,需要()塊JK觸發(fā)器。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:3位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
現(xiàn)有58個(gè)信息等待用二進(jìn)制代碼進(jìn)行編碼,需要用8位二進(jìn)制代碼來表示。