直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.結(jié)束地址
B.設(shè)備類型
C.數(shù)據(jù)長度
D.數(shù)據(jù)速率
您可能感興趣的試卷
你可能感興趣的試題
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.結(jié)束地址
B.起始地址
C.設(shè)備類型
D.數(shù)據(jù)速率
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.外部設(shè)備
B.系統(tǒng)時鐘
C.系統(tǒng)總線
D.中央處理器
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.外部設(shè)備
B.運算器
C.緩存
D.中央處理器
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.系統(tǒng)控制臺
B.系統(tǒng)總線
C.I/O控制器
D.中央處理器
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運算以及送回運算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點法,則將(5)。
空白(5)處應(yīng)選擇()
A.僅影響中斷響應(yīng)時間,不影響程序的正確執(zhí)行
B.不僅影響中斷響應(yīng)時間,還影響程序的正確執(zhí)行
C.不影響中斷響應(yīng)時間,但影響程序的正確執(zhí)行
D.不影響中斷響應(yīng)時間,也不影響程序的正確執(zhí)行
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運算以及送回運算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點法,則將(5)。
空白(4)處應(yīng)選擇()
A.條件轉(zhuǎn)移
B.無條件轉(zhuǎn)移
C.算術(shù)運算
D.訪問存儲器
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運算以及送回運算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點法,則將(5)。
空白(3)處應(yīng)選擇()
A.1400
B.2000
C.2300
D.2600
A.存于同一盤面的其他編號的磁道上
B.存于其他盤面的同一編號的磁道上
C.存于其他盤面的其他編號的磁道上
D.存放位置隨機
最新試題
3個可靠性為0.5的子系統(tǒng)組成串聯(lián)系統(tǒng)后可靠性是(),組成并聯(lián)系統(tǒng)后可靠性是()。
空白(3)處應(yīng)選擇()
空白(2)處應(yīng)選擇()
計算機硬件的典型結(jié)構(gòu)主要包括單總線結(jié)構(gòu)、雙總線結(jié)構(gòu)和采用()的大型系統(tǒng)結(jié)構(gòu)。
16位二進制原碼所能表示的范圍為(),16位反碼所能表示的范圍為(),16位補碼所能表示的范圍為()。
簡述RISC指令系統(tǒng)和CISC指令系統(tǒng)的區(qū)別。
計算機容錯技術(shù)是指采用冗余方法消除故障影響,一般有()和()兩種方法。
如果存儲器周期是400ns,而每個周期可訪問4字節(jié),則存儲器帶寬為()。
相聯(lián)存儲器是按()訪問的存儲器,它一般應(yīng)用在()中。
提高計算機系統(tǒng)并行性可以提高性能,一般有3種途徑,分別為()()和()。