單項(xiàng)選擇題74LS160計(jì)數(shù)器做10進(jìn)制計(jì)數(shù)時(shí)使能端必須滿足()
A.EP=ET=0
B.EP=0;ET=1
C.EP=ET=1
D.EP=1;ET=0
您可能感興趣的試卷
你可能感興趣的試題
1.單項(xiàng)選擇題74LS160是同步4位()計(jì)數(shù)器。
A.二進(jìn)制
B.八進(jìn)制
C.十進(jìn)制
D.十六進(jìn)制
2.單項(xiàng)選擇題將低位40192的()與高位40192的CP端相連,可構(gòu)成兩位的八進(jìn)制計(jì)數(shù)器。
A.Q3
B.C0
C.D0
D.PE
3.單項(xiàng)選擇題集成計(jì)數(shù)器40192置數(shù)方式是()
A.同步0有效
B.串行置數(shù)
C.并行置數(shù)
D.同步1有效
4.單項(xiàng)選擇題以下()不是集成移位寄存器40194所具有功能。
A.同步清零
B.并行輸入
C.左移
D.右移
5.單項(xiàng)選擇題CC40914的控制信號(hào)S1=0,S0=1時(shí),它所完成的功能是()
A.保持
B.并行輸入
C.左移
D.右移
6.單項(xiàng)選擇題當(dāng)40194的S1和S0處于“11”狀態(tài)時(shí),D0~D3的數(shù)據(jù)在()時(shí)輸入移位寄存器中。
A.時(shí)鐘信號(hào)上升沿
B.時(shí)鐘信號(hào)下降沿
C.時(shí)鐘信號(hào)高電平
D.時(shí)鐘信號(hào)低電平
7.單項(xiàng)選擇題40194是一片()輸入移位寄存器芯片。
A.2
B.4
C.8
D.16
8.單項(xiàng)選擇題74LS373鎖存器的OE端等于1時(shí),輸出Q0~Q7的狀態(tài)為()
A.Q0-Q7=D0-D7
B.全為0
C.全為1
D.全為高阻狀態(tài)
9.單項(xiàng)選擇題當(dāng)74LS373輸入端為高電平,使能端為低電平時(shí)其功能為()
A.直通
B.保持
C.輸出高阻
D.不定
10.單項(xiàng)選擇題T觸發(fā)器中,當(dāng)T=1時(shí),觸發(fā)器實(shí)現(xiàn)()功能。
A.置1
B.置0
C.計(jì)數(shù)
D.保持
最新試題
下列關(guān)于D/A轉(zhuǎn)換器分辨率正確的描述是()
題型:多項(xiàng)選擇題
DAC0832與外部電路連接的接口主要有()
題型:多項(xiàng)選擇題
以下是最小項(xiàng)的是()
題型:多項(xiàng)選擇題
以下()是多諧振蕩器。
題型:多項(xiàng)選擇題
A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)有()
題型:多項(xiàng)選擇題
以下是文氏電橋振蕩器的優(yōu)點(diǎn)()
題型:多項(xiàng)選擇題
以下()是集成A/D轉(zhuǎn)換器ADC0809的組成部分。
題型:多項(xiàng)選擇題
振蕩電路要滿足自激振蕩的條件有()
題型:多項(xiàng)選擇題
555定時(shí)器中的電路結(jié)構(gòu)包含()等部分。
題型:多項(xiàng)選擇題
以下是雙積分型A/D轉(zhuǎn)換器特點(diǎn)的是()
題型:多項(xiàng)選擇題