A.三個觸發(fā)器構成扭環(huán)形計數(shù)器有效狀態(tài)可以達到6位
B.相同位數(shù)扭環(huán)形計數(shù)器與環(huán)形計數(shù)器比較有效狀態(tài)增加了一倍
C.相同位數(shù)扭環(huán)形計數(shù)器與環(huán)形計數(shù)器比較有效狀態(tài)增加了二倍
D.相同位數(shù)扭環(huán)形計數(shù)器與環(huán)形計數(shù)器比較有效狀態(tài)一樣
E.相同位數(shù)扭環(huán)形計數(shù)器與環(huán)形計數(shù)器比較有效狀態(tài)減少了一倍
您可能感興趣的試卷
你可能感興趣的試題
A.在扭環(huán)形計數(shù)器的有效循環(huán)中,只有一個觸發(fā)器改變狀態(tài),所以不存在競爭,便不會出現(xiàn)冒險脈沖
B.在扭環(huán)形計數(shù)器的有效循環(huán)中,只有一個觸發(fā)器改變狀態(tài),所以雖然不存在競爭,但會出現(xiàn)冒險脈沖
C.扭環(huán)形計數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號不是取自Q0
D.扭環(huán)形計數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號是取自Q0
E.扭環(huán)形計數(shù)器的有效循環(huán)中,反饋到移位寄存器的串行輸入端Dn-1的信號是取自Q3
A.N進制計數(shù)器是逢N向前進位,計數(shù)位歸零
B.N進制計數(shù)器是逢N向前進位,計數(shù)位不歸零
C.實現(xiàn)8進制計數(shù)器最少需8位二進制位
D.實現(xiàn)8進制計數(shù)器最少需3位二進制位
E.實現(xiàn)16進制計數(shù)器只需1片40192即可
A.環(huán)形計數(shù)器的有效循環(huán)中,每個狀態(tài)只含一個1或0
B.環(huán)形計數(shù)器的有效循環(huán)中,每個狀態(tài)只含一個1
C.環(huán)形計數(shù)器的有效循環(huán)中,每個狀態(tài)只含一個0
D.環(huán)形計數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號是取自Q0
E.環(huán)形計數(shù)器工作時,應避免每個狀態(tài)可以都是1或都是0
A.同步計數(shù)器在計數(shù)過程中各個觸發(fā)器狀態(tài)同時更新
B.同步計數(shù)器在計數(shù)過程中各個觸發(fā)器狀態(tài)不同時更新
C.異步計數(shù)器在計數(shù)過程中各個觸發(fā)器狀態(tài)同時更新
D.異步計數(shù)器在計數(shù)過程中各個觸發(fā)器狀態(tài)不同時更新
E.同一電路中同步計數(shù)器和異步計數(shù)器可以互換使用
A.同步預置數(shù)
B.異步清零
C.同步清零
D.雙時鐘
E.脈沖輸出
A.需要4片40193芯片
B.需要2片40193芯片
C.40193的清零端應連接在一起,用同一信號清零
D.40193的置數(shù)端分別用不同的信號連接,采用不同的信號清零
E.低位的40193的加計數(shù)溢出位應與高位40193的CP+相連
A.低功耗TTL兼容
B.異步清零
C.同步清零
D.二進制加減計數(shù)
E.寬電源電壓范圍
A.74LS160只能制作10計數(shù)器
B.用74LS160制作10計數(shù)器電路相對簡單
C.74LS160輸出的是ASIIC碼
D.74LS160輸出的是BCD碼
E.74LS160只能單片使用不能級聯(lián)
A.同步預置數(shù)
B.異步清零
C.直接清零
D.雙時鐘
E.脈沖輸出
A.需要1片40192芯片
B.需要2片40192芯片
C.低位是十進制計數(shù)器,高位是六進制計數(shù)器
D.低位是六進制計數(shù)器,高位是十進制計數(shù)器
E.低位是六進制計數(shù)器,高位是六進制計數(shù)器
最新試題
關于扭環(huán)形計數(shù)器下面說法正確的是()
以下不是石英晶體振蕩電路的特點的是()
以下()是權電阻網(wǎng)絡D/A轉換器的組成部分。
對于同步RS觸發(fā)器,若要求其輸出“1”狀態(tài)不變,則輸入的RS信號應為()
DAC0832與外部電路連接的接口主要有()
以下()是多諧振蕩器。
以下描述DAC0832工作方式正確的是()
關于集成A/D轉換器ADC0809敘述正確的是()
關于集成A/D轉換器敘述正確的是()
關于555定時器與施密特觸發(fā)器下面敘述不正確的是()